尚未登入 請由此登入
 
 
 










知識分享平台Eshare檢視資訊View
返回前一頁Back
      [檢舉]

標題Title: FPGA hw3
作者Authors: 陳彥廷
上傳單位Department: 電子工程系
上傳時間Date: 2013-6-12
上傳者Author: 陳彥廷
審核單位Department: 電子工程系
審核老師Teacher: 李博明
檔案類型Categories: 課堂作業Class Assignment
關鍵詞Keyword: 請寫出 VLSI 作業 2 正緣觸發之 D 正反器,要寫以下版本: a. gate level 版 檔名:dff_gate.v,gate level 版必須使用 XCircuit 畫出正緣觸發 D 正反器之電路圖。 b. rtl level 版 (alway @) 檔名:dff_rtl.v 請撰寫可自我偵測錯誤之 testfixture,並且適用於上述兩個不同版本之 DFF 電路,其輸出為 test_dff.dmp,檔名為 test_dff.v。
摘要Abstract: 請寫出 VLSI 作業 2 正緣觸發之 D 正反器,要寫以下版本:

a. gate level 版 檔名:dff_gate.v,gate level 版必須使用 XCircuit 畫出正緣觸發 D 正反器之電路圖。
b. rtl level 版 (alway @) 檔名:dff_rtl.v

請撰寫可自我偵測錯誤之 testfixture,並且適用於上述兩個不同版本之 DFF 電路,其輸出為 test_dff.dmp,檔名為 test_dff.v。

檔案名稱
FileName
檔案大小
Size
檔案格式
Format
瀏覽次數
Browses
下載次數
Downloads
2013_6_4bf3d905.pdf 174Kb pdf 69 14
文件中檔案:
 

開啟檔案Download
 
 
返回前一頁